تعداد نشریات | 38 |
تعداد شمارهها | 1,251 |
تعداد مقالات | 9,067 |
تعداد مشاهده مقاله | 8,151,773 |
تعداد دریافت فایل اصل مقاله | 4,911,613 |
طراحی وپیاده سازی کارآمد فیلتر دیجیتال وفقی LMS بر روی تراشه FPGA | ||
پدافند الکترونیکی و سایبری | ||
مقاله 3، دوره 5، شماره 1، خرداد 1396، صفحه 27-35 اصل مقاله (1.38 M) | ||
نویسندگان | ||
احسان صابری1؛ مسعود معصومی* 2 | ||
1کارشناس ارشد الکترونیک دانشگاه آزاد اسلامی واحد اسلامشهر | ||
2استادیار، دانشگاه آزاد اسلامی واحد اسلامشهر، اسلامشهر ،ایران | ||
تاریخ دریافت: 22 بهمن 1394، تاریخ بازنگری: 25 مهر 1403، تاریخ پذیرش: 28 شهریور 1397 | ||
چکیده | ||
فیلترهای وفقی بخش مهمی در بسیاری از سامانههای پردازش سیگنال دیجیتال هستند و در کاربردهای متنوعی از جمله حذف اکو، حذف نویز، سیستمهای رادار، سونار و ... مورد استفاده قرار میگیرند. تحقق سختافزاری سیستمهای پردازش سیگنال دارای مزایایی از قبیل سرعت و بازدهی بالاتر، امکان مجتمعسازی و قابلیت پردازش موازی در مقایسه با تحقق نرمافزاری آن میباشد. امروزه تراشههای FPGA بهدلیل دارا بودن ویژگیهایی از قبیل پردازش موازی اطلاعات، انعطاف معماری ... به طور عمده برای تحقق سخت-افزاری سیستمهای دیجیتال مورد استفاده قرار میگیرند. پیادهسازی کارآمد فیلترهای وفقی بر روی تراشههای FPGA امری مهم و در عین حال چالش برانگیز است زیرا این فیلترها بر خلاف فیلترهای غیرتطبیقی نیازمند تکرار محاسبات برای رسیدن به وزنهای بهینه هستند. در این مقاله یک تحقق سختافزاری کارآمد الگوریتم حداقل میانگین مربعات موسوم به LMS ارائه شده که در مقایسه با پیادهسازی گزارششده در ادبیات مربوطه، دارای فرکانس کاری بالاتر و سطح اشغالی کمتر بر روی تراشه میباشد. صحت نتایج به-دستآمده از طریق مقایسه نتایج پیادهسازی با نتایج بهدستآمده از شبیهسازی یک فیلتر تطبیقی LMS حذف نویز تصدیق شده است. از آنجا که جمعآوری و پردازش دائمی اطلاعات و علائم محیطی و معنی دار از جمله ارکان مهم در چرخه مدیریت و جلوگیری از بحران از قبیل سامانههای هشدار دهنده و نیز پدافند غیرعامل میباشد لذا طراحی ارائهشده، میتواند بهخوبی در ابزار و ادوات سخت-افزاری مرتبط با این مقوله بهکار گرفته شود. | ||
کلیدواژهها | ||
شفافیت؛ فیلتر تطبیقی؛ الگوریتم LMS؛ تحقق سختافزاری؛ تراشه برنامهپذیر FPGA | ||
عنوان مقاله [English] | ||
Efficient design and implementation of LMS adaptive digital filter on FPGA chip | ||
نویسندگان [English] | ||
Masoud Masoumi2؛ | ||
2Assistant Professor, Islamic Azad University, Islamshahr branch, Islamshahr, Iran | ||
چکیده [English] | ||
Adaptive filters are an important part of many digital signal processing systems and are used in various applications such as echo removal, noise removal, radar systems, sonar, etc. The hardware implementation of signal processing systems has advantages such as higher speed and efficiency, the possibility of integration and parallel processing capability compared to its software implementation Nowadays, FPGA chips are mainly used for the hardware implementation of digital systems due to having features such as parallel information processing, architectural flexibility... Efficient implementation of adaptive filters on FPGA chips is important and challenging at the same time because these filters, unlike non-adaptive filters, require repetition of calculations to reach optimal weights. In this article, an efficient hardware implementation of the least mean square algorithm known as LMS is presented, which, compared to the implementation reported in the relevant literature, has a higher working frequency and less occupied area on the chip. The validity of the obtained results has been verified by comparing the implementation results with the results obtained from the simulation of an LMS adaptive filter for noise removal. Since the permanent collection and processing of information and significant environmental signs is one of the important elements in the cycle of crisis management and prevention, such as warning systems and passive defense, therefore, the presented design can It should be used in the tools and hardware tools related to this category. . | ||
کلیدواژهها [English] | ||
Transparency, adaptive filter, LMS algorithm, hardware implementation, FPGA programmable chip | ||
مراجع | ||
| ||
آمار تعداد مشاهده مقاله: 1,178 تعداد دریافت فایل اصل مقاله: 429 |