تعداد نشریات | 38 |
تعداد شمارهها | 1,248 |
تعداد مقالات | 9,028 |
تعداد مشاهده مقاله | 7,934,358 |
تعداد دریافت فایل اصل مقاله | 4,750,774 |
پیادهسازی سختافزاری یک پردازنده رمزنگاری خم بیضوی کارآمد در میدان GF(2163) | ||
علوم و فناوریهای پدافند نوین | ||
مقاله 3، دوره 3، شماره 3 - شماره پیاپی 9، مهر 1391، صفحه 199-211 اصل مقاله (6.13 M) | ||
نویسندگان | ||
مسعود معصومی* ؛ حسین مهدیزاده | ||
دانشگاه آزاد اسلامی واحد اسلامشهر | ||
تاریخ دریافت: 10 بهمن 1397، تاریخ بازنگری: 14 دی 1403، تاریخ پذیرش: 10 بهمن 1397 | ||
چکیده | ||
در این مقاله، پردازنده ضرب عددی خم بیضوی کارآمد در میدان باینری GF(2163) طراحی و با استفاده از کدهای قابل سنتز VHDL پیادهسازی شده است. طراحی معماریهای جدید و کارآمد برای واحدهای محاسبات میدان و بهویژه واحد محاسباتی ضرب میدان منجر به کاهش طول مسیر بحرانی پردازنده شد. همچنین استفاده از اجرای موازی عملیات ضرب میدان در الگوریتم ضرب عددی Lopez-Dahab و جدا نمودن مسیر جمع دو نقطه از کلید باعث بهبود عملکرد پردازنده در مقایسه با بهترین پیادهسازیهای تاکنون گزارش شده در ادبیات مربوطه شد. نتیجههای پیادهسازی نشان داد که ضرب عددی در این پردازنده با طول رقم 41 G = در زمان μs 92/11 با حداکثر فرکانس MHz251 بر روی تراشه XC4VLX200 Xilinx – با اشغال 19606 اسلایس اجرا می-شود، جایی که G طول کلمه در ضربکننده میدان سریال- موازی است. | ||
کلیدواژهها | ||
رمزنگاری خم بیضوی؛ محاسبات میدانی؛ ضرب عددی نقطه؛ پیادهسازی سختافزاری؛ FPGA | ||
عنوان مقاله [English] | ||
The FPGA Implementation of an Efficient Elliplic Curve Cryptographic Process over GF(2163) | ||
نویسندگان [English] | ||
Massoud Masoumi؛ Hossein Mahdizadeh | ||
چکیده [English] | ||
A new and highly efficient architecture for elliptic curve scalar point multiplication is presented. To achieve the maximum architectural and timing improvements, the critical path of the Lopez-Dahab scalar point multiplication architecture has been reorganized and reordered such that logic structures are implemented in parallel and operations in the critical path are diverted to noncritical paths. The results show that with G= 41, the proposed design is able to compute GF(2163) elliptic curve scalar multiplication in 11.92μs with the maximum achievable frequency of 251 MHz on Xilinx Virtex-4 (XC4VLX200), where G is the digit size of the underlying digit-serial finite field multiplier. The results of synthesis show that in this implementation 19606 slices or 22% of the chip area is occupied. | ||
کلیدواژهها [English] | ||
Elliptic Curve Cryptography, Scalar Point Multiplication, FPGA Implementation | ||
آمار تعداد مشاهده مقاله: 396 تعداد دریافت فایل اصل مقاله: 145 |