تعداد نشریات | 39 |
تعداد شمارهها | 1,116 |
تعداد مقالات | 8,124 |
تعداد مشاهده مقاله | 6,018,774 |
تعداد دریافت فایل اصل مقاله | 3,280,471 |
طراحی و شبیهسازی یک تضعیف کننده پهن باند دیجیتالی 6 بیتی با استفاده از فناوری µm GaAs 15/0 به منظور کاربرد در رادارهای آرایه فازی | ||
رادار | ||
مقاله 8، دوره 10، شماره 1 - شماره پیاپی 27، اسفند 1401 | ||
نوع مقاله: مقاله پژوهشی | ||
نویسندگان | ||
حفیظ حجازی1؛ مجید بقایی نژاد* 2 | ||
1دانشجوی دکترا، دانشگاه حکیم سبزواری، سبزوار، ایران | ||
2دانشیار، دانشگاه حکیم سبزواری، سبزوار، ایران | ||
تاریخ دریافت: 09 شهریور 1401، تاریخ بازنگری: 05 آذر 1401، تاریخ پذیرش: 02 اسفند 1401 | ||
چکیده | ||
در این مقاله یک تضعیف کننده 6 بیتی به منظور کاربرد در رادارهای آرایه فازی در فناوری µm GaAs 15/0 طراحی و شبیه سازی شده است. پهنای باند تراشه طراحی شده از GHz 1 تا GHz 12 میباشد. کوچکترین بیت این تضعیف کننده دیجیتالی dB 5/0 و محدودهی دینامیکی آن dB 5/31 است. همچنین، با بزرگ در نظر گرفتن ابعاد ترانزیستورهای سری، میزان تضعیف ذاتی تا حد امکان کاهش پیدا کرده و در تمام پهنای باند بهتر از dB 2/5- است. نتایج شبیه سازی الکترومغناطیسی با استفاده از نرم افزار ADS نسخه 2015 نشان می دهد که میزان خطای موثر دامنه بهتر از dB 4/0 میباشد. علاوه بر این، با استفاده از سلف، به منظور جبران سازی فرکانسی برای بیتهای dB 8 و dB 16 میزان خطای موثر فاز در تمام پهنای باند کمتر از 4/2 درجه میباشد. ابعاد تضعیف کننده پیشنهادی 2mm 9/3 است. | ||
کلیدواژهها | ||
رادار آرایه فازی؛ تضعیف کننده دیجیتالی؛ فناوری GaAs pHEMT؛ پهن باند | ||
مراجع | ||
| ||
آمار تعداد مشاهده مقاله: 122 |